第2章 80X86處理器
8086CPU兩個(gè)獨(dú)立的功能部件:
1. 執(zhí)行部件(EU),由通用計(jì)算器、運(yùn)算器和EU控制系統(tǒng)等組成,EU從BIU的指令隊(duì)列獲得指令并執(zhí)行
2. 總線接口部件(BIU),由段寄存器、指令指針、地址形成邏輯、總線控制邏輯和指令隊(duì)列等組成,負(fù)責(zé)從內(nèi)存中取指令和取操作數(shù)
8086CPU的兩種工作方式:
1. 最小方式,MN/MX接+5V(MX為低電平),用于構(gòu)成小型單處理機(jī)系統(tǒng)
支持系統(tǒng)工作的器件:
(1) 時(shí)鐘發(fā)生器,8284A
(2) 總線鎖存器,74LS373
(3) 總線收發(fā)器,74LS245
控制信號(hào)由CPU提供
2. 最大方式,MN/MX接地(MX為低電平),用于構(gòu)成多處理機(jī)和協(xié)處理機(jī)系統(tǒng)
支持系統(tǒng)工作的器件:
(1) 時(shí)鐘發(fā)生器,8284A
(2) 總線鎖存器,74LS373
(3) 總線收發(fā)器,74LS245
(4) 總線控制芯片,8288
控制信號(hào)由8288提供
指令周期、總線周期、時(shí)鐘周期的概念及其相互關(guān)系:
1. 執(zhí)行一條指令所需要的時(shí)間稱為指令周期
2. 一個(gè)CPU同外部設(shè)備和內(nèi)存儲(chǔ)器之間進(jìn)行信息交換過(guò)程所需要的時(shí)間稱為總線周期
3. 時(shí)鐘脈沖的重復(fù)周期稱為時(shí)鐘周期
4. 一個(gè)指令周期由若干個(gè)總線周期組成,一個(gè)總線周期又由若干個(gè)時(shí)鐘周期組成
5. 8086CPU的總線周期至少由4個(gè)時(shí)鐘周期組成
6. 總線周期完成一次數(shù)據(jù)傳輸包括:傳送地址,傳送數(shù)據(jù)
等待周期——在等待周期期間,總線上的狀態(tài)一直保持不變
空閑周期——總線上無(wú)數(shù)據(jù)傳輸操作
MMX——多媒體擴(kuò)展
SEC——單邊接口,PENTIUM2的封裝技術(shù)
SSE——數(shù)據(jù)流單指令多數(shù)據(jù)擴(kuò)展,PENTIUM3的指令集
相關(guān)推薦:2010年7月自考成績(jī)查詢時(shí)間及查詢方式匯總